开芯院采用芯华章P2E硬件验证平台加速RISC-V 验证
- 2025-07-22 09:19:20

近日,系统级验证 EDA 解决方案提供商芯华章科技与北京开源芯片研究院(以下简称 “开芯院”)宣布,双方基于芯华章的P2E 硬件验证系统双模验证平台,共同探索适用于 RISC-V 架构的高效验证方法学,基于开芯院昆明湖四核设计,预期实现倍数级的效率提升,解决RISC-V CPU设计在验证中用例运行时间长和调试难度大的双重挑战。
Prototyping (原型验证)平台负责大量软件测试、性能分析等,但软件测试作为 CPU 子系统的主力验证方法,依然会遇到 RTL 设计问题,Prototyping平台由于自身的调试能力问题导致调试效率较低;
Emulation(硬件仿真) 平台负责 CPU 指令集级别随机验证、初始软件测试版本构建和深度问题调试,但由于Prototyping 和 Emulation 平台的验证环境的差异,可能导致 Emulation 平台无法复现问题,Emulation 运行速率低导致 case 运行时间过长。
因此,开发一套针对 RISC-V 架构的高效验证方法学迫在眉睫。
芯华章的P2E 硬件验证系统集成了原型验证和硬件仿真双模式,依托自主研发的一体化 HPE Compiler,支持芯片设计的自动综合、智能分割、优化实现和深度调试。该平台基于统一芯片、硬件和软件,实现了硬件仿真和原型验证的无缝集成,能有效缩短芯片验证周期,已在获得国内外众多头部芯片设计厂商的广泛采用。
针对 CPU 设计验证的双重挑战,芯华章和开芯院充分利用 P2E双模能力,开发出一套高效、全面的验证方法学:
基于相同的验证环境,同样的编译流程,相同的硬件平台,同时构建 Prototyping DB 和 Emulation DB,确保了不同平台之间差异最小;
验证工程师在 Prototyping DB 运行测试用例,一旦遇到深层问题,切换到 Emulation DB 实施硬件调试;
Emulation DB 提供灵活 Trigger 和全信号可视的能力,为深层调试提供保障。
2025 年 7 月 11 日,本次合作的研究成果发布,基于昆明湖四核设计,在相同的验证环境下,同时产生 Prototyping 和 Emulation 双 DB,其中 Prototyping 性能达到 9.2MHz,Emulation 性能为 5.2MHz。Emulation 平台开启 Massive Probe 功能,添加 230万条信号用于 Core 的调试,并添加 Dynamic Trigger 功能用于高速定位出错的时间点。
随着合作的深入开展,芯华章与开芯院将持续分享研究成果,推动相关技术在行业内的应用与推广,为国产RISC-V 处理器的研发与产业发展贡献力量。



- 点赞 (0)
-
分享
微信扫一扫
-
加入群聊
扫码加入群聊