最新LPDDR6标准发布!三星下半年量产
- 2025-07-17 07:00:00
高性能
每个管芯配置2个子通道,每个子通道有12条数据信号线(DQ),以优化通道性能 每个子通道包括4个命令/地址(CA)信号,经过优化以减少焊球数并提高数据访问速度 静态效率模式旨在支持高容量内存配置并最大限度地利用存储资源 灵活的数据访问,动态突发长度控制,支持32B和64B访问 动态写入NT-ODT(非目标管芯端接)使存储器能够根据工作负载需求调整ODT,提高信号完整性
电源效率
交替的时钟命令输入用于提高性能和效率 低功耗动态电压频率缩放(DVFSL)在低频操作期间降低VDD2电源,以降低功耗 动态效率模式利用单个子信道接口实现低功耗、低带宽用例 支持部分自刷新和主动刷新,以减少刷新功耗
安全可靠
与之前版本的标准相比,安全性和可靠性方面的改进包括: 支持DRAM数据完整性的每行激活计数(PRAC) 定义元数据分区模式,通过为关键任务分配特定内存区域来增强系统整体可靠性 支持可编程链路保护方案和片上纠错码(ECC) 能够支持命令/地址(CA)奇偶校验、错误清除和内存内置自检(MBIST),以增强错误检测和系统可靠性
更多热点文章阅读
点击关注 星标我们

喜欢就奖励一个“在看”吧!
声明:本文内容及配图由入驻作者撰写或合作网站授权转载。文章观点仅代表作者本人,不代表科技区角网立场。仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
点击这里
扫码添加微信

- 点赞 0
-
分享
微信扫一扫
-
加入群聊
扫码加入群聊